DG645 数字延迟发生器
品牌:斯坦福/SRS
DG645 是一款多功能数字延迟/脉冲发生器,可以高达 10 MHz 的重复频率提供精确定义的脉冲。与旧设计相比,该仪器提供了多项改进,包括更低的抖动、更高的精度、更快的触发速率和更多的输出。DG645 还具有以太网、GPIB 和 RS-232 接口,用于仪器的计算机或网络控制。
延迟发生器定时
所有数字延迟发生器都通过计算快速时钟(通常为100 MHz)的周期来测量时间间隔。大多数数字延迟发生器还具有较短的可编程模拟延迟,以实现比时钟周期更精细分辨率的时间间隔。遗憾的是,如果触发器与时钟不同相,则可能会出现一个时序不确定的时钟周期(通常为10 ns)。
DG645 通过测量触发器相对于内部时钟的时序并补偿模拟延迟来消除时序不确定性。这种方法将抖动降低了约100×并允许内部速率发生器以任何速率运行,而不仅仅是时钟频率的子倍数。
触发
DG645 具有多种触发模式。内部速率发生器的周期抖动小于100 ps,可设置为100 μHz至10 MHz,分辨率为1 μHz。具有可调节阈值和斜率的外部触发输入可以触发定时周期、周期突发或单次触发。只需按一下键即可触发单次射击。线路触发器与交流电源同步运行。后面板触发抑制输入可以在定时周期内禁用触发或任何脉冲输出。
DG645 通过触发延迟和预缩放功能支持许多复杂的触发要求。
触发器延迟设置连续触发器之间的最短时间。如果应用程序中的触发事件生成了显著的噪声瞬态,而该噪声瞬态在生成下一个触发器之前需要时间衰减,则此功能非常有用。触发延迟也可用于以输入触发速率的次倍数触发 DG645。
触发预缩放使 DG645 能够与更快的信号源同步触发,但触发频率是原始触发频率的子倍数。例如,DG645 可以在 1 kHz 下触发,但通过将触发输入预缩放 80,000 与以 80 MHz 运行的锁模激光器同步。此外,DG645 还为每个前面板输出包含一个单独的预分频器,使每个输出都能以触发速率的次倍数运行。
前面板输出
有五个前面板输出:T0、AB、CD、EF 和 GH。T型0输出在定时周期的持续时间内被置位。T的前沿0是零时间参考。编程延迟(A、B、C、D、E、F、G 和 H)设置为 0 s 至 2000 s,分辨率为 5 ps,用于控制四个脉冲输出的前沿和后沿的时序。
每个前面板输出可驱动 50 Ω负载,并具有 50 Ω 源阻抗。输出幅度可在 0.5 V 至 5.0 V 范围内设置,输出失调范围可超过 ±2 VDC,几乎可以提供任何逻辑电平(NIM、ECL、PECL、CMOS 等)。在任何输出幅度下,输出转换时间均小于2 ns。
组合输出
可选的后面板输出可支持各种应用。选项 1 提供 T0输出和8个编程延迟(A、B、C、D、E、F、G和H),电压为5 V逻辑电平,转换时间小于1 ns。选项2提供相同的输出,但为30 V、100 ns脉冲,转换时间小于5 ns,用于高噪声环境中的时序分配。选项3提供8个组合输出,在5 V逻辑电平下提供1至4个脉冲,转换时间小于1 ns。每个输出具有50 Ω源阻抗。
时基
标准时基的精度为 5 ppm,抖动10-8,适用于多种应用。可选的时基适用于需要更高速率和延迟精度或降低速率和延迟抖动的用户。
对于标准时基,1 s 延迟的时序误差可能高达 5 μs,OCXO 时基为 200 ns,但对于铷时基仅为 500 ps(校准后均为一年)。
时序误差与延迟
对于短延迟,抖动通常为 20 ps。但是,对于 1 秒的延迟,标准时基可产生高达 10 ns 的抖动,而可选时基可产生不到 10 ps 的额外抖动。
快速上升时间模块
DG645 前面板输出的转换时间小于 2 ns。SRD1 是一个内置于直插式 BNC 连接器中的附件,可将前面板输出的上升时间缩短到 100 ps 以下。最多可将 5 个 SRD1 连接到前面板,以缩短所有输出的上升时间。